主存储器需要多少个片选信号?用哪几位地址信号去生成这些片选信号?
第1题
,读/写信号线R/W。请回答:
1、画出该存储芯片级逻辑图,包括地址总线、数据线、片选信号线(低电平有效)及读/写信号线的连接。
2、将地址总线A15~A0中的哪几位分配给存储芯片,并写出各片选信号的逻辑式,即CS0=?CS1=?CS2=?CS3=?
第4题
地址总线A0(高位)~A15(低位),用4K×4位的存储芯片组成16KB存储器,则产生片选信号的译码器的输入地址线应该是()。
A.A2A3
B.A0A1
C.A12A13
D.A14A15
第5题
第6题
电平为读,低电平为写)。现有下列存储芯片:1K×4位RAM,4K×8位RAM,2K×8位ROM,以及74138译码器和各种门电路,如图所示。画出CPU与存储器连接图,要求:1.主存地址空间分配:8000H~87FFH为系统程序区;8800H~8BFFH为用户程序区。
2.合理选用上述存储芯片,说明各选几片?
3.详细画出存储芯片的片选逻辑。
第7题
设计存储器。 地址总线A15~A0(低),存储器地址空间为3000H~67FFH,按字节编址。其中,3000H~4FFFH为ROM区,选用EPROM芯片(4K×2位/片);5000H~67FFH为RAM区,选用DRAM芯片(2K×4位/片)。 (1)据存储器容量,EPROM芯片和DRAM芯片各需多少片?分别选择一个正确答案。 (a)EPROM芯片 (b)DRAM芯片 ①4片②6片③8片④12片 (2)EPROM芯片和DRAM芯片各连入哪几根地址线?分别选择一个正确答案。 (a)EPROM芯片 (b)DRAM芯片 ①A10~A0②A12~A0③A11~A0④A9~A0 (3)分别写出5个片选信号CS0、CS1、CS2、CS3、CS4的逻辑式。