图是用TTL输出开路门(OC门)电路驱动CMOS电路的实例,试计算上拉电阻RL的取值范围。TTL输出开路与非门在VOL≤0.
图是用TTL输出开路门(OC门)电路驱动CMOS电路的实例,试计算上拉电阻RL的取值范围。TTL输出开路与非门在VOL≤0.3V时的最大输出电流为8mA,输出端的VT5晶体管截止时有50μA的漏电流。CMOS或非门的输入电流可以忽略。要求加到CMOS或非门输入端的电压满足VIH≥4V,VIL≤0.3V。给定电源电压VDD=5V。
在图所示电路中,当TTL输出开路与非门处于开态时VOL≤0.3V,允许流过上拉电阻RL的电流IRL≤8mA,
当TTL输出开路与非门处于关态时,VT5晶体管截止,门的输出呈高阻态,输出端有50μA的漏电流阻,此电流在RL上的压降应满足
VRL≤VDD-VIH=5-4=1V,即上拉电阻的取值范围是:0.59kΩ≤RL≤20kΩ。